Graphcore-Rechner mit Wafer-on-Wafer-IPU toppt bis 2024 Gehirnleistung
Abbidung 2: Die Entwicklung der IPU basiert auf einem Verfahren, das die Taiwan Semiconductor Manufactoring Company im Mai 2018 vorgestellt hat. Die zwei Wafer müssen gespiegelt aufgebaut sein, um sie zusammenzufügen. Das beginnt beim Silizium-Level außen und setzt sich über den Front end of Line (FeOL) und Back End (BeOL) fort.
(Bild: Graphcore)
2/10 Zurück zum Artikel